Vitória Spectre Laptop com HP e The Register
Hot vendas de chips grandes de ferro ainda estão gerando US $ 6 bilhões a US $ 7 bilhões por ano para a IBM - que é suficiente para justificar a projetar seus próprios processadores de energia e construir o seu próprio padeiro wafer.
No Hot Chips conferência na Universidade de Stanford na segunda-feira, alguns dos principais arquitetos por trás das Power8 eletrônica estavam na mão para mostrar os feeds e velocidades do motor de última geração para formação de Sistemas de Potência da empresa.
Significativamente, o chip Power8 também é a base para o Big Blue OpenPower consórcio - um esforço para torná-lo mais fácil para ligar em rede, aceleradores e outras características em processadores de energia, permitindo que terceiros pedaços de licença de propriedade intelectual no estilo da ARM Holdings e sua núcleos RISC.
A IBM anunciou o esforço OpenPower início deste mês, com a fabricante de GPU Nvidia, fabricante de chips de rede Mellanox Technologies, fabricante de placa-mãe Tyan e publicidade Moneymaker Google todos os empréstimos seu apoio à causa.
Quer ou não o OpenPower esforço ganha força continua a ser visto, o Power8 é tão claramente projetado para sistemas de médio porte e empresa para a execução de aplicativos em um espaço gigante de memória compartilhada, apoiado por muitos núcleos e threads. Power8 não pertence a um smartphone, a menos que queira um do tamanho de uma caixa de sapatos, que pesa 20 quilos. Mas certamente não pertencem a um servidor badass, e Power8 é de longe um dos chips mais elegantes que a Big Blue já criados, com base nas especificações iniciais.
Processador da IBM Power8
Jeff Stuecheli, que tem o título de arquiteto-chefe ninho para o processador Power8, fez a apresentação no Hot Chips passando por cima dos feeds e velocidades. Se os núcleos em um chip de potência são os ovos, em seguida, o arquiteto ninho chefe se preocupa com todas as outras coisas que cercam os núcleos - o que a Intel chama as regiões Uncore quando ele fala sobre fichas.
O Power8 ninho é forrado com caches L3, PCI-Express e controladores de memória DDR, outros aceleradores para acelerar funções que poderiam executados nos núcleos, eo NUMA interconexões para a implementação de memória compartilhada entre vários sockets.
A evolução dos chips de energia na última década
Com o chip Power8, a IBM tem alguns objetivos. Primeiro, a empresa está mudando a partir dos processos de 32 nanômetros usados para o Power7 relativamente recente + batatas fritas a um processo de 22 nanômetros. O encolhimento dos portões transistor permite que a IBM adicionar mais recursos para um dado, manivelas dos relógios, ou fazer um pouco de ambos.
A julgar pela Power8, parece que a IBM é conteúdo para manter na mesma faixa de velocidade de clock como o Power7 + chips - cerca de 4GHz, dar ou tomar um pouco. Ele também vai movimentar PCI-Express 3 controladores para o pacote de chip para manter aqueles com fome pouco Power8 núcleos alimentados, estes controladores vão oferecer um protocolo de memória coerente para aceleradores externos, bem como uma hierarquia de cache de novo que vai todo o caminho até a L4 cache.
Como esperado, a IBM também está goosing o número de threads por núcleo de processador com Power8, duplicando-se a oito por núcleo. A IBM tem sido vago sobre quantos núcleos ele pode espremer para um dado com o 22 nanômetros encolher, e provavelmente poderia ter feito como muitos como dezesseis núcleos, se não tivesse adicionado tanto memória cache eDRAM L3 com o Power7 + e, em seguida, impulsionou-lo ainda mais com o Power8.
Sobre as cargas de trabalho que a Big Blue está alvejando com seu ferro de Sistemas de Potência, com mais cache e núcleos rodando a próxima utilização de pico é mais importante do que ter um monte de núcleos em um dado. Assim como é o caso dos mainframes, com os preços que a IBM tem para cobrar por servidores Power Systems, o chip tem que ser projetado para ser executado em cerca de full-tilt-dança de uma forma sustentada. Se a IBM pode fazer isso, então ele pode angariar os preços que os comandos e os lucros todos nós presumimos que recebe de Sistemas de Energia.
O núcleo Power8 se parece muito com o Power7 + core, com alguns ajustes
O chip Power8 é implementada nos processos da IBM familiares high-k metal gate, que incluem cobre e tecnologias de silício sobre isolante em um processo de 22 nanômetros. A contagem precisa transistor não foi dada durante a apresentação, mas o chip Power8 pesa a 650 milímetros quadrados, o que é um pouco maior do que Power7 +, que utilizou um processo de 32 nanômetros, tinha 2,1 bilhões de transistores, e uma superfície de 567 quadrado milímetros.
O núcleo Power8 tem um total de dezesseis tubos de execução. Estes incluem duas unidades de carga lojas (LSUs) e uma unidade de registo condição (CRU), a unidade de registro ramo (BRU), e duas unidades de busca de instrução (IFUs). Existem duas unidades de ponto fixo (FXUs), duas unidades de matemática do vetor (VMXs), uma unidade flutuante decimal (DFU), e uma unidade de criptografia (não marcado no diagrama núcleo supra).
Cada núcleo tem agora oito threads implementados usando multithreading simultâneo (o que a IBM chama SMT8), em vez de quatro threads por núcleo com o POWER7 e Power7 + batatas fritas. E, como chips de energia anteriores, este SMT é dinamicamente sintonizável assim um núcleo pode ter um, dois, quatro ou oito tópicos despediu-se.
Nenhum comentário:
Postar um comentário